下面是小编为大家整理的迈瑞硬件工程师笔试,本文共9篇,仅供参考,喜欢可以收藏与分享哟!
篇1:迈瑞硬件工程师笔试
迈瑞硬件工程师笔试
1、某存储器地址线长度为行10和列8,每个单位32bit,存储量是 __ Byte,
2、给出描述,判断三极管的工作状态。
3、摩尔定律是什么,对硬件开发有何影响。
4、八位二进制补码表示范围 __ 到 __ 。两个补码表示的数11110101和00001011积是多少 __ (十进制) __ (十六进制) __ (八进制)。
5、一个简单的运放电路(放大倍数为有限值!)的输出。
6、RLC振荡电路,关于电流i(t)的输入方程和输出方程(U=10 V,R=100 Ohm,L=0.1 H,C=1uF,初始状态为0)。
7、英译中:关于嵌入式系统。
8、智力题
有甲乙车站,之间有丙车站,甲乙均每隔10分钟发车一次,但两站发车时间不一定一致,
某人下班后去丙站,哪趟车先到坐哪趟。100天中,大约90天到达甲站,10天到达乙站。问丙站列车时刻表。
9、三选一,可多做
(一)已给出一个系统的对数幅频特性折线图(比较简单),问:
(1)f=1000Hz时,20lg|A|~=?fai=?
(2)引入负反馈1(对传输函数影响忽略),是否震荡?
(3)保证系统稳定,负反馈最大多少?
(二)用FSB(好像是这个)解码什么的。。。
(三)Intel某个芯片的一些问题,三种工作状态,各个状态下的一些操作。。。
后面有个编程题,好像是属于(三),不会做,没有多看。
【开放问题】:
描述你做过的一个项目的结构框图(硬件/软件),简要介绍之,性能要求都有什么,遇到什么问题如何解决的.?
btw:走的时候发现黑板上写的:可以在最后一页写点建议什么的,说是给迈瑞一次机会,暗含是给答得不好的自己一次机会吧。
篇2:迈瑞硬件工程师笔试题
如果想要应聘迈瑞的硬件工程师,那么下面的笔试题,你能做对多少题?
1、某存储器地址线长度为行10和列8,每个单位32bit,存储量是 __ Byte。
2、给出描述,判断三极管的工作状态。
3、摩尔定律是什么,对硬件开发有何影响。
4、八位二进制补码表示范围 __ 到 __ 。两个补码表示的数11110101和00001011积是多少 __ (十进制) __ (十六进制) __ (八进制)。
5、一个简单的运放电路(放大倍数为有限值!)的输出。
6、RLC振荡电路,关于电流i(t)的输入方程和输出方程(U=10 V,R=100 Ohm,L=0.1 H,C=1uF,初始状态为0)。
7、英译中:关于嵌入式系统。
8、智力题
有甲乙车站,之间有丙车站,甲乙均每隔10分钟发车一次,但两站发车时间不一定一致。某人下班后去丙站,哪趟车先到坐哪趟。100天中,大
约90天到达甲站,10天到达乙站。问丙站列车时刻表。
9、三选一,可多做
(一)已给出一个系统的对数幅频特性折线图(比较简单),问:
(1)f=1000Hz时,20lg|A|~=?fai=?
(2)引入负反馈1(对传输函数影响忽略),是否震荡?
(3)保证系统稳定,负反馈最大多少?
篇3:迈瑞硬件工程师笔试题
(二)用FSB(好像是这个)解码什么的。。。
(三)Intel某个芯片的一些问题,三种工作状态,各个状态下的一些操作。。。
后面有个编程题,好像是属于(三),不会做,没有多看。
【开放问题】:
描述你做过的一个项目的结构框图(硬件/软件),简要介绍之,性能要求都有什么,遇到什么问题如何解决的?
btw:走的时候发现黑板上写的:可以在最后一页写点建议什么的,说是给迈瑞一次机会,暗含是给答得不好的自己一次机会吧。
相关文章推荐,欢迎阅读:
百事可乐的面试题
秘书面试试题分析
铭万公司.net笔试题
篇4:深圳迈瑞笔试(系统工程师)
深圳迈瑞笔试(系统工程师)
昨天下午投了一份深圳迈瑞的简历,没想到一个小时就打电话,让今天去笔试,匆匆看了些C++的东西。刚笔试回来,感觉题目挺广泛的,投的.是系统工程师,做的是软件类的题,大部分是C++,深度不是很深,可是我的基础太不牢,倒是写出了答案可是很多很多都是蒙的,
还以为很多人笔试,去了才知道就我一个人,这个职位是社会招聘,题也做得不好,基本我没什么戏了。
倒也没什么感觉,可是这是我找工作第一次参加笔试,能有这么个经历,也不错,花了近百大洋买的 C++ Primer 以后得好好看啊!
篇5:迈瑞笔试销售类
迈瑞笔试(销售类)
说一说今天下午笔试的感受吧……
三段翻译,两段英译中,一段中译英,一篇Email写作,两段英语逻辑阅读,一篇图表分析,
我本人是学机械的所以一些专业名词似乎是有一些不太明白尤其是翻译,中译英个人感觉做的不好,然后英译中觉得还可以当然有一些意译的.地方。
写作么,因为之前没有接触很多这种商务类的写作,只是把产品的特点想了一下写了一写,因为题目的主要要求是让对方有兴趣,
英语逻辑题就不说了,看懂然后思路清楚应该问题不大。最后是图表题,需要根据图表然后说出大概4到5个关键点来介绍公司。我思维当时局限了一下只是突出了销售业绩等等,没有一些发散的联想……网上看别人都是说当天晚上就会有通知了,我到现在还没有消息,有点小郁闷。毕竟迈瑞也确实是个好公司。感谢给我这个机会笔试吧~让我看到了自己不足的一些地方……
篇6:硬件工程师笔试题目
硬件工程师笔试题目
1:异步复接二次群一帧中的插入码有
A.4b
B.6b~7b
C.24b
D.最多28b
2:设物理地址(21000H)=20H,(21001H)=30H,(21002H)=40H,如从地址21001H中取出一个字的.内容是
A.2030H
B.3040H
C.3020H
D.4030H
3:列中指令执行后,能影响标志位的指令是
A.PUSHF
B.POPF
C.JNLE OPR
D.LOOPZ LOP
4:已知SP=2110H,执行POP AX后,SP寄存器的值是
A.2111H
B.2112H
C.210FH
D.210EH
5:没有语法错误的输入指令是
A.IN AL,30H
B.IN 30H,AL
C.IN DX,AL
D.IN AL,[BX]
6:设AX中有一带符号数8520H,执行SAR AX,1指令后,AX中的值是
A.4290H
B.0A40H
C.0C290H
D.0C260H
篇7:硬件工程师笔试经验
面试职位:硬件技术工程师(硬件开发方向),面试形式为一对一。
面试官对应聘者的考察主要基于一些最基础的硬件知识和在校期间所做的项目。由于作者带了个自己设计的AVR单片机开发板,所以面试问题主要围绕这个板子展开,如下:
1)假设LED的导通电流为5mA,计算限流电阻的大小。(此题主要考察LED的正向导通压降、欧姆定律。LED导通电压降一般为1.5V到2.5V,因颜色不同而不同)
2)JTAG的各信号线是什么意义?(JTAG为联合测试行动小组的英文简称,主要信号线为:TDI――测试数据输入,TDO――测试数据输出,TCK――测试时钟,TMS――测试模式选择,TRST――测试复位)
3)IIC总线协议。为什么总线需要上拉电阻?(SDA――串行数据线,SCL――串行时钟线。为了避免总线信号的混乱,要求各设备连接到总线输出端时,为OD或者OC输出。上拉电阻作用为保持总线有正常的高电平输出)
4)AD电路中,为什么采用磁珠滤波,而不是用电感?
5)按键的中断是电平触发还是边沿触发?两者有什么区别?(电平出发,如果中断处理时间短于电平的时间,则会发生多次触发中断)
6)按键消抖。(软件延时消抖,硬件双稳态RS触发器消抖,最经济的硬件消抖方式――RC电路滤波)
7)驱动蜂鸣器的三极管工作在哪个区?如果拿来作为反相器呢?(放大区,做反相器时工作在饱和区和截止区)
8)PCB的两条平行走线过长,会有什么后果?
9)四层PCB的层信号分布怎样的?为什么这样就EMC性能好?(信号层、地层、电源层、信号层)
10)画出简单的低通、高通滤波器?
篇8:硬件工程师笔试经验
中兴硬件类笔试题比较变态,因为硬件开发、硬件测试、射频等工程师的笔试题都是一样的,所以范围覆盖非常广,包括:电路分析、模电、数电、单片机、C语言、汇编语言、FPGA、DSP、高频电路、通信原理、PCB设计等等。
1)三极管的三个工作区域及条件(放大区、截止区、饱和区)
2)PCB的3W原则和20H原则(3W是相邻走线的中心间距大于3倍标准线宽,H指的是电源层与底层之间的介质的厚度,把电源层的边缘向内所20H以上)
3)PCB相邻层走线的方向(尽量相互垂直)
4)第三代移动通信技术3G的制式有哪几种?(移动TD-SDCMA、联通WCMDA、电信CDMA)
5)SDRAM和FLASH的区别?程序加载在哪里运行?为什么?(SDRAM――静态同步RAM,FLASH――闪存。程序加载在SDRAM里,因为其读写速度快于FLASH)
6)摩尔状态机和米勒状态的区别?(Moore:输出只与状态有关,与输入无关;Melay:输出与状态和输入都有关)
7)“线与”问题。(“线与”就是将逻辑门的输出直接并联以实现逻辑与的功能。前提条件:逻辑门必须为OC/OD门)
8)锁相环的结构组成?
9)同步电路和异步电路的时钟问题?
10)射频电路中,射频功率dbw的计算。(0dbw+0dbw = ?)
11)短路传输线的特征阻抗计算公式?
12)射频测量的注意事项?影响天线发射效率的主要因素是啥?
13)If语句和switch语句的应用与区别
14)PCM编码的采样频率是多少?
15)基于理想运算放大器的反相比例放大电路的计算。
16)CMOS集成电路和TTL集成电路相关
17)51单片机的MOVX指令寻址空间?51单片机复位后,各寄存器SP、PSW等的值
18)元器件的热性能参数
19)异步通信方式?握手、异步FIFO、双口RAM
20)高频电路中,史密斯圆图的原点代表的阻抗是多少?加电容和电感,史密斯圆图点旋转方向?
21)TTL电平和CMOS电平的接口问题
22)直流发电机知识
23)空调的组成知识
24)CMOS集成电路输入脚悬空问题
25)音频功放电路的输出端的滤波电容的大小估算?(低通滤波电容)
26)提高电路的工作频率方法?(流水线技术?综合时时序约束条件?最先到达的信号接近信号接收寄存器?)
篇9:硬件工程师笔试经验
浙江宇视科技,主要致力于视频监控产品和解决方案的研发。硬件类笔试题大概有:
1)磁珠和电感的区别?应用场合?
2)低通、高通、带通、带阻滤波电路的识别
3)基于运放的信号运算电路
4)理想运算放放大器的条件?
5)温度对三极管和MOS管的阈值电压的影响?
6)建立时间setup-time和保持时间hold-time的概念、时序图
7)二进制、八进制、十六进制的相互转换问题
8)各类存储器的概念(ROM、RAM、SRAM、SDRAM、DRAM、DDR SDRAM…)
文档为doc格式